|

Источник опорных напряжений для 12-разрядного конвейерного аналого-цифрового преобразователя с частотой выборки 100 МГц

Авторы: Фокин Ю.М. Опубликовано: 14.02.2017
Опубликовано в выпуске: #1(112)/2017  
DOI: 10.18698/0236-3933-2017-1-100-108

 
Раздел: Приборостроение, метрология и информационно-измерительные приборы и системы | Рубрика: Системы, сети и устройства телекоммуникаций  
Ключевые слова: аналого-цифровой преобразователь, опорное напряжение, источник опорных напряжений, интегральная микросхема, рабочий диапазон, погрешность усиления, искажения, схемотехническое моделирование, температурная стабильность

Представлена электрическая принципиальная схема источника опорных напряжений для конвейерного аналого-цифрового преобразователя, обладающая высокой точностью формирования опорных уровней, хорошей температурной стабильностью и малочувствительная к отклонениям напряжения питания. Особенность схемы - применение двух независимых резистивных делителей в виде матриц и специализированных буферов в целях снижения искажений опорного напряжения под влиянием нагрузки. Приведены результаты моделирования источника опорных напряжений с нагрузкой. Получены зависимости опорных напряжений от температуры и напряжения питания. Проведены измерения характеристик опытных образцов.

Литература

[1] Никамин В.А. Аналого-цифровые и цифро-аналоговые преобразователи: Справочник. СПб.: КОРОНА принт, М.: Альтекс-А, 2003. 224 с.

[2] Waltari M., Halonen K. Reference voltage driver for low-voltage CMOS A/D converters Electronics // Circuits and Systems: The 7th IEEE International Conference. Jounieh, December 2000. Vol. 1. P. 28-31.

[3] Xiaobo C. A 12 bit 100 MS/s pipelined analog to digital converter without calibration // Journal of Semiconductors. November 2010. Vol. 31. No. 11. URL: http://iopscience.iop.org/article/10.1088/1674-4926/31/11/115007

[4] Van der Wagt J.P., Chu G.G., Conrad C.L. A layout structure for matching many integrated resistors // IEEE Transactions on Circuits and Systems I: Regular Papers. 2004. Vol. 51. No. 1. P. 186-190. URL: http://ieeexplore.ieee.org/document/1259502 DOI: 10.1109/TCSI.2003.821303

[5] Ahmed I. Pipelined ADC design and enhancement techniques. New York: Springer Science and Business Media, 2010. 200 p.

[6] An 8-b 20-Msample/s pipelined A/D converter in 0.5 pm CMOS with 7.8 ENOB / V. Savengsveksa, P. Heedley, T. Matthews, K. Ahmad, J. Negrete // IEEE Midwest Symposium on Circuits and Systems, Covington. 2005. URL: http://ieeexplore.ieee.org/document/1594124 DOI: 10.1109/MWSCAS.2005.1594124

[7] Ohnhauser F. Analog-digital converters for industrial applications including an introduction to digital-analog converters. Berlin: Springer-Verlag, 2015. 333 p.

[8] ADS6124 Data Sheet // Texas Instruments: веб-сайт компании. URL: http://www.ti.com/lit/ds/symlink/ads6124.pdf (дата обращения: 09.06.2016).

[9] AD9433 Data Sheet // Analog Devices: веб-сайт. URL: http://www.analog.com/media/en/technical-documentation/data-sheets/AD9433.pdf (дата обращения: 09.06.2016).

[10] LTC2252 Data Sheet // Linear Technology: веб-сайт. URL: http://cds.linear.com/docs/en/datasheet/22532fa.pdf (дата обращения: 09.06.2016).